跳至主要内容

【转】ARM汇编器所支持的伪指令

在ARM汇编语言程序里,有一些特殊指令助记符,这些助记符与指令系统的助记符不同,没有相对应的操作码,通常称这些特殊指令助记符为伪指令,它们所完成的操作称为伪操作。伪指令在源程序中的作用是为完成汇编程序做各种准备工作的,这些伪指令仅在汇编过程中起作用,一旦汇编结束,伪指令的使命就完成了。

  在ARM的汇编程序中,有如下几种伪指令:符号定义伪指令、数据定义伪指令、汇编控制伪指令、宏指令及其他伪指令。

  1.符号定义(Symbol Definition)伪指令

  符号定义伪指令用于定义ARM汇编程序中的变量、对变量赋值以及定义寄存器的别名等操作。常见的符号定义伪指令有如下几种。

  ・用于定义全局变量的GBLA、GBLL和GBLS。

  ・用于定义局部变量的LCLA、LOLL和LCLS。

  ・用于对变量赋值的SETA、SETL、SETS。

  ・为通用寄存器列表定义名称的RLIST。

  (1)GBLA、 GBLL不口GBLS

  GBLIA(GBLL或dDr O) 全局变量名

  GBLA、GBLL和GBLS伪指令用于定义一个ARM程序中的全局变量,并将其初始化。其中:

  ・GBLA伪指令用于定义一个全局的数字变量,并初始化为0;

  ・GBLL伪指令用于定义一个全局的逻辑变量,并初始化为F(假);

  。GBLS伪指令用于定义一个全局的字符串变量,并初始化为空。

  由于以上三条伪指令用于定义全局变量,因此在整个程序范围内变量名必须唯一。

  (2)LCLA、 LCLL不口LCLS

  LCLA(LCLL或LCLS) 局部变量名

  LOLA、LCLL和LCLS伪指令用于定义一个ARM程序中的局部变量,并将其初始化。其中:

  ・LCLA伪指令用于定义一个局部的数字变量,并初始化为0;

  ・LCLL伪指令用于定义一个局部的逻辑变量,并初始化为F(假);

  ・LCLS伪指令用于定义一个局部的字符串变量,并初始化为空。

  以上三条伪指令用于声明局部变量,在其作用范围内变量名必须唯一。

  (3) SETA、 SETL 2-fl] SETS

  变量名  SETA(IDLIL或SETS) 表达式

  其中,变量名为已经定义过的全局变量或局部变量,表达式为将要赋给变量的值。

  伪指令SETA、SETL、SETS用于给一个已经定义的全局变量或局部变量赋值。

  ・SETA伪指令用于给一个数学变量赋值;

  ・SETL伪指令用于给一个逻辑变量赋值;

  ・SETS伪指令用于给一个字符串变量赋值。

  (4)RLIST

  名称  RLTST (寄存器列表)

  RLIST伪指令可用于对一个通用寄存器列表定义名称,使用该伪指令定义的名称可在ARM指令LDM/STM中使用。在LDM/STM指令中,列表中的寄存器访问次序根据寄存器的编号由低到高,而与列表中的寄存器排列次序无关。

  2. 数据定义 (Data Definition) 伪指令

  数据定义伪指令一般用于为特定的数据分配存储单元,同时可完成已分配存储单元的初始化。常见的数据定义伪指令有如下几种。

  (1)DCB

  标号  DCB 表达式

  DCB伪指令用于分配一片连续的字节存储单元,并用伪指令中指定的表达式初始化。其中,表达式可以为0~255的数字或字符串。DCB也可用"="代替。

  (2)DCW(或DCWU)

  标号  DCW(或DCWU) 表达式

  DCW(或DCWU)伪指令用于分配一片连续的半字存储单元,并用伪指令中指定的表达式初始化。其中,表达式可以为程序标号或数字表达式。

  用DOW分配的字存储单元是半字对齐的,而用DCWU分配的字存储单元并不严格要求半字对齐。

  (3)DCD(ii DCDU)

  标号   DCD (或DCDU)  表达式

  DCD(或DCDU)伪指令用于分配一片连续的字存储单元,并用伪指令中指定的表达式初始化。其中,表达式可以为程序标号或数字表达式。DOD也可用"&"代替。

  用DOD分配的字存储单元是字对齐的,而用DCDU分配的字存储单元并不严格要求字对齐。

  (4)DCFD(或DCFDU)

  标号   DCFD (或DCFDU)  表达式

  DCFD(或DCFDU)伪指令用于为双精度的浮点数分配一片连续的字存储单元,并用伪指令中指定的表达式初始化。每个双精度的浮点数占据两个字单元。

  用DCFD分配的字存储单元是字对齐的,而用DCFDU分配的字存储单元并不严格要求字对齐。

  (5)DCFS(再戈DCFSU)

  标号   DCFS (或DCFSU)  表达式

  DCFS(或DCFSU)伪指令用于为单精度的浮点数分配一片连续的字存储单元,并用伪指令中指定的表达式初始化。每个单精度的浮点数占据一个字单元。

  用DCFS分配的字存储单元是字对齐的,而用DCFSU分配的字存储单元并不严格要求字对齐。

  (6)DCQ(或DCQU)

  标号   DCQ (或DCQU)  表达式

  DCQ(或DCQU)伪指令用于分配一片以8个字节为单位的连续存储区域,并用伪指令中指定的表达式初始化。

  用DCQ分配的存储单元是字对齐的,而用DCQU分配的存储单元并不严格要求字对齐。

  (7)SPACE

  标号  SPACE 表达式

  SPACE伪指令用于分配一片连续的存储区域并初始化为0。其中,表达式为要分配的字节数。SPACE也可用"%"代替。

  (8)MAP

  MAP  表达式〔,基址寄存器)

  MAP伪指令用于定义一个结构化的内存表的首地址。MAP也可用"^"代替。

  表达式可以为程序中的标号或数学表达式,基址寄存器为可选项,当基址寄存器选项不存在时,表达式的值即为内存表的首地址;当该选项存在时,内存表的首地址为表达式的值与基址寄存器的和。

  MAP伪指令通常与FIELD伪指令配合使用来定义结构化的内存表。

  (9)FILED

  标号  FIELD 表达式

  FIELD伪指令用于定义一个结构化内存表中的数据域。FILED也可用"#"代替。表

  达式的值为当前数据域在内存表中所占的字节数。

  FIELD伪指令常与MAP伪指令配合使用来定义结构化的内存表。MAP伪指令定义内存表的首地址,FIELD伪指令定义内存表中的各个数据域,并可以为每个数据域指定一个标号供其他的指令引用。

  注意:MAP和FIELD伪指令仅用于定义数据结构,并不实际分配存储单元。

  3.汇编控制(Assembly Control)伪指令

  汇编控制伪指令用于控制汇编程序的执行流程,常用的汇编控制伪指令包括以下几种。

  (1)IF、 ELSE、 ENDIF

  IF 逻辑表达式

  指令序列1

  ELSE

  指令序列2     ・

  ENDTF

  r、ELSE、ENDIF伪指令能根据条件的成立与否决定是否执行某个指令序列。当r后面的逻辑表达式为真时,则执行指令序列1,否则执行指令序列2。其中,ELSE及指令序列2可以没有,此时,当IF后面的逻辑表达式为真时,则执行指令序列1,否则继续执行后面的指令。

  IF、ELSE、ENDIF伪指令可以嵌套使用。

  (2)WHILE、WEND

  WHILE 逻辑表达式

  指令序列

  IATPhTn

  WHILE、WEND伪指令能根据条件的成立与否决定是否循环执行某个指令序列。当WHILE后面的逻辑表达式为真时,则执行指令序列,该指令序列执行完毕后,再判断逻辑表达式的值,若为真则继续执行,一直到逻辑表达式的值为假。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com

评论

此博客中的热门博文

【转】AMBA、AHB、APB总线简介

AMBA 简介 随着深亚微米工艺技术日益成熟,集成电路芯片的规模越来越大。数字IC从基于时序驱动的设计方法,发展到基于IP复用的设计方法,并在SOC设计中得到了广泛应用。在基于IP复用的SoC设计中,片上总线设计是最关键的问题。为此,业界出现了很多片上总线标准。其中,由ARM公司推出的AMBA片上总线受到了广大IP开发商和SoC系统集成者的青睐,已成为一种流行的工业标准片上结构。AMBA规范主要包括了AHB(Advanced High performance Bus)系统总线和APB(Advanced Peripheral Bus)外围总线。   AMBA 片上总线        AMBA 2.0 规范包括四个部分:AHB、ASB、APB和Test Methodology。AHB的相互连接采用了传统的带有主模块和从模块的共享总线,接口与互连功能分离,这对芯片上模块之间的互连具有重要意义。AMBA已不仅是一种总线,更是一种带有接口模块的互连体系。下面将简要介绍比较重要的AHB和APB总线。 基于 AMBA 的片上系统        一个典型的基于AMBA总线的系统框图如图3所示。        大多数挂在总线上的模块(包括处理器)只是单一属性的功能模块:主模块或者从模块。主模块是向从模块发出读写操作的模块,如CPU,DSP等;从模块是接受命令并做出反应的模块,如片上的RAM,AHB/APB 桥等。另外,还有一些模块同时具有两种属性,例如直接存储器存取(DMA)在被编程时是从模块,但在系统读传输数据时必须是主模块。如果总线上存在多个主模块,就需要仲裁器来决定如何控制各种主模块对总线的访问。虽然仲裁规范是AMBA总线规范中的一部分,但具体使用的算法由RTL设计工程师决定,其中两个最常用的算法是固定优先级算法和循环制算法。AHB总线上最多可以有16个主模块和任意多个从模块,如果主模块数目大于16,则需再加一层结构(具体参阅ARM公司推出的Multi-layer AHB规范)。APB 桥既是APB总线上唯一的主模块,也是AHB系统总线上的从模块。其主要功能是锁存来自AHB系统总...

【转】GPIO编程模拟I2C入门

ARM编程:ARM普通GPIO口线模拟I2C  请教个问题: 因为需要很多EEPROM进行点对点控制,所以我现在要用ARM的GPIO模拟I2C,管脚方向我设 置的是向外的。我用网上的RW24C08的万能程序修改了一下,先进行两根线的模拟,SDA6, SCL6,但是读出来的数不对。我做了一个简单的实验,模拟SDA6,SCL6输出方波,在示波 器上看到正确方波,也就是说,我的输出控制是没问题的。 哪位大哥能指点一下,是否在接收时管脚方向要设为向内?(不过IOPIN不管什么方向都可 以读出当前状态值的阿) 附修改的RW24C08()程序: #define  SomeNOP() delay(300); /**/ /* *********************************  RW24C08   **************************************** */ /**/ /* ----------------------------------------------------------------------------- ---  调用方式:void I2CInit(void)   函数说明:私有函数,I2C专用 ------------------------------------------------------------------------------- -- */ void  I2CInit( void ) ... {  IO0CLR  =  SCL6;      // 初始状态关闭总线  SomeNOP();  // 延时   I2CStop();  // 确保初始化,此时数据线是高电平 }   /**/ /* ---------------------------------------------------------------------------- ----  调用方式:void I2CSta...

【转】cs8900网卡的移植至基于linux2.6内核的s3c2410平台

cs8900网卡的移植至基于linux2.6内核的s3c2410平台(转) 2008-03-11 20:58 硬件环境:SBC-2410X开发板(CPU:S3C2410X) 内核版本:2.6.11.1 运行环境:Debian2.6.8 交叉编译环境:gcc-3.3.4-glibc-2.3.3 第一部分 网卡CS8900A驱动程序的移植 一、从网上将Linux内核源代码下载到本机上,并将其解压: #tar jxf linux-2.6.11.1.tar.bz2 二、打开内核顶层目录中的Makefile文件,这个文件中需要修改的内容包括以下两个方面。 (1)指定目标平台。 移植前:         ARCH?= $(SUBARCH) 移植后: ARCH            :=arm (2)指定交叉编译器。 移植前: CROSS_COMPILE ?= 移植后: CROSS_COMPILE   :=/opt/crosstool/arm-s3c2410-linux-gnu/gcc-3.3.4-glibc-2.3.3/bin/arm-s3c2410-linux-gnu- 注:这里假设编译器就放在本机的那个目录下。 三、添加驱动程序源代码,这涉及到以下几个方面。(1)、从网上下载了cs8900.c和cs8900.h两个针对2.6.7的内核的驱动程序源代码,将其放在drivers/net/arm/目录下面。 #cp cs8900.c ./drivers/net/arm/ #cp cs8900.h ./drivers/net/arm/ 并在cs8900_probe()函数中,memset (&priv,0,sizeof (cs8900_t));函数之后添加如下两条语句: __raw_writel(0x2211d110,S3C2410_BWSCON); __raw_writel(0x1f7c,S3C2410_BANKCON3); 注:其原因在"第二部分"解释。 (2)、修改drivers/net/arm/目录下的Kconfig文件,在最后添加如...